A.在扭環(huán)形計(jì)數(shù)器的有效循環(huán)中,只有一個(gè)觸發(fā)器改變狀態(tài),所以不存在競(jìng)爭(zhēng),便不會(huì)出現(xiàn)冒險(xiǎn)脈沖
B.在扭環(huán)形計(jì)數(shù)器的有效循環(huán)中,只有一個(gè)觸發(fā)器改變狀態(tài),所以雖然不存在競(jìng)爭(zhēng),但會(huì)出現(xiàn)冒險(xiǎn)脈沖
C.扭環(huán)形計(jì)數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號(hào)不是取自Q0
D.扭環(huán)形計(jì)數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號(hào)是取自Q0
E.扭環(huán)形計(jì)數(shù)器的有效循環(huán)中,反饋到移位寄存器的串行輸入端Dn-1的信號(hào)是取自Q3
您可能感興趣的試卷
你可能感興趣的試題
A.N進(jìn)制計(jì)數(shù)器是逢N向前進(jìn)位,計(jì)數(shù)位歸零
B.N進(jìn)制計(jì)數(shù)器是逢N向前進(jìn)位,計(jì)數(shù)位不歸零
C.實(shí)現(xiàn)8進(jìn)制計(jì)數(shù)器最少需8位二進(jìn)制位
D.實(shí)現(xiàn)8進(jìn)制計(jì)數(shù)器最少需3位二進(jìn)制位
E.實(shí)現(xiàn)16進(jìn)制計(jì)數(shù)器只需1片40192即可
A.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)1或0
B.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)1
C.環(huán)形計(jì)數(shù)器的有效循環(huán)中,每個(gè)狀態(tài)只含一個(gè)0
D.環(huán)形計(jì)數(shù)器中,反饋到移位寄存器的串行輸入端Dn-1的信號(hào)是取自Q0
E.環(huán)形計(jì)數(shù)器工作時(shí),應(yīng)避免每個(gè)狀態(tài)可以都是1或都是0
A.同步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)同時(shí)更新
B.同步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)不同時(shí)更新
C.異步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)同時(shí)更新
D.異步計(jì)數(shù)器在計(jì)數(shù)過(guò)程中各個(gè)觸發(fā)器狀態(tài)不同時(shí)更新
E.同一電路中同步計(jì)數(shù)器和異步計(jì)數(shù)器可以互換使用
A.同步預(yù)置數(shù)
B.異步清零
C.同步清零
D.雙時(shí)鐘
E.脈沖輸出
A.需要4片40193芯片
B.需要2片40193芯片
C.40193的清零端應(yīng)連接在一起,用同一信號(hào)清零
D.40193的置數(shù)端分別用不同的信號(hào)連接,采用不同的信號(hào)清零
E.低位的40193的加計(jì)數(shù)溢出位應(yīng)與高位40193的CP+相連
最新試題
下列關(guān)于D/A轉(zhuǎn)換器分辨率正確的描述是()
對(duì)于同步RS觸發(fā)器,若要求其輸出“1”狀態(tài)不變,則輸入的RS信號(hào)應(yīng)為()
以下()是集成A/D轉(zhuǎn)換器ADC0809的組成部分。
電容反饋式振蕩電路的特點(diǎn)有()
以下是最小項(xiàng)的是()
以下是文氏電橋振蕩器的優(yōu)點(diǎn)()
以下不是倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器的特點(diǎn)的是()
555定時(shí)器中的電路結(jié)構(gòu)包含()等部分。
逐次逼近型A/D轉(zhuǎn)換器由()構(gòu)成。
單穩(wěn)態(tài)觸發(fā)器的特點(diǎn)是()