如圖所示電路,設(shè)Q1、Q0的原狀態(tài)為00,送入一個CP脈沖后的新狀態(tài)為()。
A.11
B.10
C.01
D.00
您可能感興趣的試卷
你可能感興趣的試題
已知邏輯電路如圖所示,經(jīng)分析可知,輸出F與輸入信號X、Y之間的邏輯表達式為()。
A.
B.
C.
D.
如圖所示運算放大電路,輸出uo與輸入的關(guān)系式是()。
A.
B.
C.
D.
在如圖所示電路中,晶體管工作于放大區(qū),設(shè)各電路元件參數(shù)已知,若晶體管的電流放大倍數(shù)為β,則該電路的電壓放大倍數(shù)和輸出電阻分別為()。
A.
B.
C.
D.
A.
B.
C.
D.
A.3.03A,45.45A
B.45.45A,3.03A
C.4.29A.64.28A
D.64.28A,4.29A
最新試題
下列電路中不屬于時序邏輯電路的是()。
圖7-52中a所示的固定偏置放大電路中,已知晶體管的輸出特性曲線和電路的直流負載線[圖7-52中的b],可得出該電路的靜態(tài)值為()。
S7-200PLC編程默認的編程語言是()?
電路如圖7-50所示,已知R1=R2=2kΩ,R3=3kΩ,VD為理想二極管,電流I為()mA。
某放大電路如圖7-53所示,已知三極管電流放大系數(shù)β=50,,靜態(tài)時等于()V。
邏輯變量X與1異或結(jié)果是(),與0異或的結(jié)果是()。
某一放大電路在負載開路時的輸出電壓為6V,當接入2kΩ的負載后,輸出電壓為4V,該放大電路的輸出電阻是()kΩ。
圖7-55a所示運算放大器的輸出與輸入之間的關(guān)系如圖7-55b所示,若Ui=2sinωtmV,則u0為()。
如圖7-70所示電路,Q1、Q2原始狀態(tài)為11,當輸入兩個脈沖后的新狀態(tài)為()。
用3個D觸發(fā)器組成的電路如圖7-68所示,設(shè)Q2Q1Q0的初始狀態(tài)為000,觸發(fā)器F0的輸入端接+5V表明D0=1,那么,在第1個CP脈沖和第2個脈沖的上升沿過后Q2Q1Q0分別是()。