A.讓CPU收回總線控制權(quán)
B.讓DMA控制器釋放總線控制
C.讓CPU檢查DMA操作正確性
D.讓DMA復(fù)位,準(zhǔn)備下一次DMA傳輸
您可能感興趣的試卷
你可能感興趣的試題
A.2500H
B.0010H
C.25100H
D.25010H
A.存儲(chǔ)器的讀出時(shí)間
B.存儲(chǔ)器的寫入時(shí)間
C.存儲(chǔ)器進(jìn)行連續(xù)讀和寫操作所允許的最短時(shí)間間隔
D.存儲(chǔ)器進(jìn)行連續(xù)寫操作所允許的最短時(shí)間間隔
A.隨機(jī)讀寫存儲(chǔ)器
B.可編程的只讀存儲(chǔ)器
C.只讀存儲(chǔ)器
D.可擦除的可編程只讀存儲(chǔ)器
A.通用寄存器
B.主存單元
C.堆棧
D.程序計(jì)數(shù)器
A.指令寄存器
B.指令譯碼器
C.程序計(jì)數(shù)器
D.程序狀態(tài)寄存器
最新試題
中斷請(qǐng)求信號(hào)有邊沿請(qǐng)求和電平請(qǐng)求兩種。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
對(duì)于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來設(shè)計(jì)存儲(chǔ)器的容量。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
下列各項(xiàng)可作為中斷源的是()。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
8086中斷向量表中最多容納256個(gè)中斷向量。