A.開中斷
B.關(guān)中斷
C.保護(hù)DS
D.中斷返回
您可能感興趣的試卷
你可能感興趣的試題
A.4片
B.8片
C.16片
D.32片
A.NUM__ONE
B.2NUM__ONE
C.NUM__2
D.NUM__TWO
A.SHRAL,1
B.MOVAL,64H
C.SHLAH,CL
D.MOVAL,BX
A.CF=1
B.DF=1
C.SF=1
D.ZF=1
A.發(fā)控制命令
B.進(jìn)行狀態(tài)檢測(cè)
C.發(fā)I/O端口地址
D.發(fā)讀/寫命令
最新試題
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
()主要用于將二進(jìn)制數(shù)的某些位求反。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來(lái)處理中斷優(yōu)先級(jí)問(wèn)題。
中斷系統(tǒng)的目的包括下列的()。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。