A.2K×4位
B.1KB
C.2KB
D.1K×4位
您可能感興趣的試卷
你可能感興趣的試題
A.高16位
B.低16位
C.高8位
D.低8位
A.存儲(chǔ)段的物理地址
B.存儲(chǔ)器的邏輯地址
C.存儲(chǔ)器的段基值
D.存儲(chǔ)器的起始地址
在下面語句中,BUFFER稱為()。
BUFFER.DB.01H,0AH
A.符號(hào)
B.變量
C.助記符
D.標(biāo)號(hào)
A.字
B.雙字
C.字節(jié)
D.四字
最新試題
接口電路按傳送數(shù)據(jù)的方式可分為:通用接口和專用接口。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
通常,數(shù)據(jù)總線寬度和計(jì)算機(jī)的()一致。
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
8086CPU段基址來源于CS、DS、SS、ES、IP。
為了不使中斷服務(wù)程序的運(yùn)行影響主程序的狀態(tài),必須把斷點(diǎn)處有關(guān)寄存器的內(nèi)容以及標(biāo)志寄存器的狀態(tài)壓入()保護(hù)。
已知BX的內(nèi)容為無符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
()主要用于將二進(jìn)制數(shù)的某些位求反。