A.數(shù)據(jù)輸入緩沖器和狀態(tài)寄存器
B.控制寄存器和狀態(tài)寄存器
C.數(shù)據(jù)輸入緩沖器和控制寄存器
D.數(shù)據(jù)輸出緩沖器的控制寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.2002H,00H
B.1FFEH,00H
C.1FFEH,20H
D.2002H,20H
A.MOV.EAX,10H
B.IN.EAX,DX
C.MOV.[EBX][EBP],10H
D.MOV.EBX,OFFSET[EBX][ESI]
A.XORAL,AL
B.ORAL,00H
C.ANDAL,00H
D.SUBAL,AL
A.2
B.4
C.6
D.8
A.程序計數(shù)器PC是控制程序有序執(zhí)行的關鍵性部件。
B.堆棧的進出原則是先進后出,而指令隊列的進出原則則是先進先出。
C.輸入/輸出指令是任何微處理器必有的指令
D.CPU由運算器和控制器組成
最新試題
全譯碼的優(yōu)點是每個芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
通道式傳輸方式中的通道指的是:內(nèi)存與外設之間的通道。
主要用于將二進制數(shù)的某些位清零的位操作指令是()。
CPU執(zhí)行存儲器讀寫指令都有固定的時序,存儲器的速度與CPU不匹配,也可保證CPU讀寫存儲器的準確性。
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實現(xiàn)。
CMP功能和SUB一樣,都是做減法,結果送目標操作數(shù)。
DMA控制器的工作特點是:在傳輸數(shù)據(jù)時不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號來實現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
8086系統(tǒng)采用存儲器分體結構,偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
CPU和輸入輸出設備之間的狀態(tài)信號是為了保證數(shù)據(jù)傳輸?shù)恼_性。
對于嵌入式或用戶自己做的應用系統(tǒng),可根據(jù)實際需要來設計存儲器的容量。