A.DRAM
B.SRAM
C.閃速存儲(chǔ)器
D.EPROM
您可能感興趣的試卷
你可能感興趣的試題
A.除法錯(cuò),溢出中斷,軟中斷
B.NMI
C.INTR
D.單步中斷
A.I/O端口從邏輯上講是被CPU訪問(wèn)的寄存器
B.從連接形式上講,I/O端口總是與總線連接
C.一般對(duì)I/O端口的訪問(wèn)只能通過(guò)專用的指令
D.I/O端口可以看作是CPU與外設(shè)交換數(shù)據(jù)的中轉(zhuǎn)站
A.當(dāng)前正在執(zhí)行的指令
B.下一條要執(zhí)行的指令
C.下一條要執(zhí)行的指令的偏移地址
D.指令中的操作數(shù)
最新試題
8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
下列各項(xiàng)可作為中斷源的是()。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
通道式傳輸方式中的通道指的是:內(nèi)存與外設(shè)之間的通道。
定義字節(jié)變量的偽指令是(),匯編后,該變量以字節(jié)為單位分配存儲(chǔ)單元。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來(lái)處理中斷優(yōu)先級(jí)問(wèn)題。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。