一個(gè)微機(jī)系統(tǒng)中包含以下器件:微處理器8088一片,并行接口8255A一片(設(shè)備號(hào):A口—90H,B口—91H,C口—92H,控制口—93H),定時(shí)器8253一片(設(shè)備號(hào):計(jì)數(shù)器0—60H,計(jì)數(shù)器1—61H,計(jì)數(shù)器2—62H,控制口63H),中斷控制器8259A一片(設(shè)備號(hào):E0H,E1H)?,F(xiàn)將8255的A口連接一輸入設(shè)備,工作在0方式。B口連接一輸出設(shè)備,也工作在0方式PC4作為輸出設(shè)備的選通輸出端且低電平有效。8253計(jì)數(shù)器0工作于“模式3”,計(jì)數(shù)常數(shù)為06H,進(jìn)行二進(jìn)制計(jì)數(shù)。8259A的ICW2給定為40H,工作于電平觸發(fā)方式,全嵌套中斷優(yōu)先級(jí),數(shù)據(jù)總線無(wú)緩沖,采用一般中斷結(jié)束方式。請(qǐng)?zhí)畛湎旅娉绦蛑械目瞻醉?xiàng)(注意:控制字中可0可1位選0,8255A未用端口設(shè)成輸入方式)。
您可能感興趣的試卷
最新試題
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號(hào)是為了保證數(shù)據(jù)傳輸?shù)恼_性。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
通道式傳輸方式中的通道指的是:內(nèi)存與外設(shè)之間的通道。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
中斷系統(tǒng)的目的包括下列的()。