A、0EH,34FE:00F0H
B、0EH,F(xiàn)000:FE34H
C、0FH,F(xiàn)000:FE34H
D、0FH,00F0H:34FE
您可能感興趣的試卷
你可能感興趣的試題
A、宏定義,宏調(diào)用
B、宏定義,宏展開(kāi)
C、宏定義,宏調(diào)用,宏展開(kāi)
D、宏定義,宏展開(kāi),宏調(diào)用
A.算術(shù)運(yùn)算
B.邏輯運(yùn)算
C.函數(shù)運(yùn)算
D.算術(shù)運(yùn)算和邏輯運(yùn)算
A.控制總線
B.數(shù)據(jù)總線
C.地址總線
D.外部總線
最新試題
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。
中斷請(qǐng)求信號(hào)有邊沿請(qǐng)求和電平請(qǐng)求兩種。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫(xiě)信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。