A.停止CPU 訪內(nèi)方式
B.周期挪用方式
C.與CPU 交替訪內(nèi)方式
D.自定義方式
您可能感興趣的試卷
你可能感興趣的試題
A.僅在開中斷時(shí),才響應(yīng)送來的中斷請(qǐng)求
B.執(zhí)行完一條指令后就響應(yīng)這個(gè)中斷請(qǐng)求
C.對(duì)非屏蔽中斷,執(zhí)行完一條指令后一定要響應(yīng)這個(gè)中斷
D.上述論述都不準(zhǔn)確
A.統(tǒng)一編址下,把I/O 設(shè)備視為內(nèi)存單元
B.單獨(dú)編址下,不需要專門的輸入輸出指令
C.微機(jī)M6800對(duì)外設(shè)采用的是統(tǒng)一編址
D.IBM -PC 機(jī)及兼容機(jī)采用單獨(dú)編址
A.8
B.16
C.32
D.64
A.存儲(chǔ)容量
B.存取時(shí)間
C.平均修復(fù)時(shí)間
D.位價(jià)格
A.計(jì)數(shù)譯碼電路
B.分配器
C.移位寄存器
D.基本寄存器
最新試題
在()控制方式下,系統(tǒng)各部件不采用統(tǒng)一的時(shí)鐘,采用應(yīng)答方式保證各微操作的正常執(zhí)行。
IOP 與CPU 之間的通訊借助()共享信息實(shí)現(xiàn)。
若某芯片存儲(chǔ)容量為16K×8bit,使用中它的首地址是4000H,則它的末地址應(yīng)該是()。
以下總線標(biāo)準(zhǔn)中傳輸率最高的是()
8086算術(shù)運(yùn)算ASCII修正指令中,用于二進(jìn)制除法指令之前的是()
總線寫操作時(shí),CPU在()周期發(fā)送地址信號(hào)。
以下關(guān)于80386描述正確的是()
直接訪內(nèi)指令:“ADD 40”它需要三個(gè)機(jī)器周期完成,在獲得操作數(shù)的過程中需要()次訪內(nèi)。
能存放一個(gè)二進(jìn)制位,即具有兩種狀態(tài)的元件稱為()元件。
8086的尋址方式中,與轉(zhuǎn)移地址有關(guān)的尋址方式共有()種。