A.便于快速尋址
B.節(jié)省所占的內(nèi)存空間
C.減少執(zhí)行指令的總線周期
D.減少讀寫錯(cuò)誤
您可能感興趣的試卷
你可能感興趣的試題
A.2K×4位
B.1KB
C.2KB
D.1K×4位
A.高16位
B.低16位
C.高8位
D.低8位
A.存儲(chǔ)段的物理地址
B.存儲(chǔ)器的邏輯地址
C.存儲(chǔ)器的段基值
D.存儲(chǔ)器的起始地址
在下面語(yǔ)句中,BUFFER稱為()。
BUFFER.DB.01H,0AH
A.符號(hào)
B.變量
C.助記符
D.標(biāo)號(hào)
A.字
B.雙字
C.字節(jié)
D.四字
最新試題
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
下列各項(xiàng)可作為中斷源的是()。
8086中斷向量表中最多容納256個(gè)中斷向量。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實(shí)現(xiàn)。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
接口電路按傳送數(shù)據(jù)的方式可分為:通用接口和專用接口。