工作在放大狀態(tài)的三極管兩個電極電流如圖,那么,第三個電極的電流大小、方向和管腳自左至右順序分別為()。
A.0.03mA 流出三極管ecb
B.0.03mA 流進三極管ecb
C.0.03mA 流出三極管ceb
D.0.03mA 流進三極管ceb
您可能感興趣的試卷
你可能感興趣的試題
A.正向偏置時導(dǎo)通,反向偏置時截止
B.反向偏置時無電流流過二極管
C.反向擊穿后立即燒毀
D.導(dǎo)通時可等效為一線性電阻
A.正常
B.斷路
C.被擊穿
D.短路
A.阻當層不變,反向電流基本不變
B.阻當層變厚,反向電流基本不變
C.阻當層變窄,反向電流增大
D.阻當層變厚,反向電流減小
A.自由電子和空穴數(shù)目都增多,且增量相同
B.空穴增多,自由電子數(shù)目不變
C.自由電子增多,空穴不變
D.自由電子和空穴數(shù)目都不變
最新試題
?在使用verilog描述一個二選一的數(shù)據(jù)選擇器時,使用一條語句來進行描述assign out1=(sel &b)∣(~sel &a),這條語句對應(yīng)的是()。
?verilogHDL的基本結(jié)構(gòu)中通常需要進行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進行邏輯實現(xiàn)中的表達式正確的是()。
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進行傳輸(注意圖中未畫出電容),要實現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個插孔在內(nèi)部是連通在一起的。
?CG放大器的性能描述合理的是()。
?6位7段數(shù)碼管動態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時顯示各自對應(yīng)的數(shù)字,控制數(shù)碼管位選信號的動態(tài)掃描時鐘信號頻率約為多少?()
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
當VGS=0時,能夠?qū)ǖ腗OS管為()
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。