問答題

如圖所示的分壓式工作點(diǎn)穩(wěn)定電路中,晶體管的β=50,rbb’=200Ω,VBEQ=0.7V,RB1=25kΩ,RB2=5kΩ,RC=5kΩ,RE1=RL=2.7kΩ,RE2=300Ω,VCC=12V。計(jì)算:
(1)電路的靜態(tài)工作點(diǎn);
(2)Au、Ri和RO


您可能感興趣的試卷

你可能感興趣的試題

最新試題

?CD放大器的性能特征有()。?

題型:多項(xiàng)選擇題

當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()

題型:多項(xiàng)選擇題

MOSFET做放大器,要想正常工作只需用電路提供合理的偏置使其工作在飽和區(qū)即可。???

題型:判斷題

CG放大器具有較()的輸入電阻和較()的輸出電阻。?

題型:單項(xiàng)選擇題

可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()

題型:多項(xiàng)選擇題

?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。

題型:單項(xiàng)選擇題

?CS放大器中引入源極電阻RS,其作用有()。?

題型:多項(xiàng)選擇題

現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。

題型:單項(xiàng)選擇題

?6位7段數(shù)碼管動態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時(shí)顯示各自對應(yīng)的數(shù)字,控制數(shù)碼管位選信號的動態(tài)掃描時(shí)鐘信號頻率約為多少?()

題型:單項(xiàng)選擇題

?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。

題型:多項(xiàng)選擇題