A.Cache擴(kuò)充了主存儲器的容量
B.Cache可以降低由于CPU與主存之間的速度差異造成的系統(tǒng)性能影響
C.Cache的有效性是利用了對主存儲器訪問的局部性特征
D.Cache中通常保存著主存儲器中部分內(nèi)容的一份副本
您可能感興趣的試卷
你可能感興趣的試題
A.系統(tǒng)總線的寬度為32位
B.處理的數(shù)據(jù)長度只能為32位
C.CPU字長為32位
D.通用寄存器數(shù)目為32個
A.對存儲器操作進(jìn)行限制,使控制簡單化
B.指令種類多,指令功能強(qiáng)
C.設(shè)置大量通用寄存器
D.選取使用頻率較高的一些指令,提高執(zhí)行速度
A.4
B.6
C.8
D.10
A."1"的個數(shù)為奇數(shù)
B."1"的個數(shù)為偶數(shù)
C.最低位為"1"
D.最高位為"1"
A.X·Y
B.
C.
D.X+Y
最新試題
空白(1)處應(yīng)選擇()
32位微處理器的32是指()。
設(shè)內(nèi)存按字節(jié)編址,若8K×8bit存儲空間的起始地址為7000H,則該存儲空間的最大地址編號為()。
以下關(guān)于精簡指令集計算機(jī)(RISC)指令系統(tǒng)特點(diǎn)的敘述中,錯誤的是()。
若內(nèi)存按字節(jié)編址,用存儲容量為32K×8bit的存儲器芯片構(gòu)成地址編號A0000H至DFFFFH的內(nèi)存空間,則至少需要()片。
中央處理單元(CPU)不包括()。
空白(2)處應(yīng)選擇()
計算機(jī)中,執(zhí)行一條指令所需要的時間稱為指令周期,完成一項基本操作所需要的時間稱為機(jī)器周期,時鐘脈沖的重復(fù)周期稱為時鐘周期。因此()。
以下關(guān)于CPU與主存之間增加高速緩存(Cache)的敘述中,錯誤的是()。
將某ASCII字符采用偶校驗(yàn)編碼(7位字符編碼+1位校驗(yàn)碼)發(fā)送給接收方,接收方收到的8位數(shù)據(jù)中,若(),則能確定傳輸過程中發(fā)生錯誤。