由運(yùn)放A驅(qū)動(dòng)的OCL功放電路如題圖所示,已知VCC=18V,RL=16Ω,R1=10kΩ,運(yùn)放最大輸出電流為±25mA,T1、T2管飽和壓降UCE(sat)=2V。
您可能感興趣的試卷
你可能感興趣的試題
電路如題圖所示
電路如題圖所示
電路如題圖所示
簡(jiǎn)述電路的工作原理
最新試題
可以通過(guò)新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
?CD放大器的性能特征有()。?
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
CG放大器因其輸入電阻過(guò)小,因此沒(méi)什么用處。
當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無(wú)效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長(zhǎng)時(shí)間?()
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號(hào)均通過(guò)電容耦合進(jìn)行傳輸(注意圖中未畫出電容),要實(shí)現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開(kāi)始和結(jié)束方式是()。
現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來(lái)自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號(hào)和中間變量的定義:下面通過(guò)層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。
?verilogHDL中已經(jīng)預(yù)先定義了的門級(jí)原型的符號(hào)有()。